国产伦精品一区二区,国产经典一区,国产精品青青青高清在线观看,亚州激情视频在线播放,99久久精品免费看国产麻豆,一区二区不卡在线,杨幂精品国产福利在线

EN
  • 24小時(shí)全球服務(wù)熱線(xiàn)+86-0592-5616400 13906049004

HJX-AD9371-SDR

HJX-AD9371-SDR

AD9371軟件無(wú)線(xiàn)電平臺(HJX-AD9371-SDR)是我司結合 ADI 的 RadioVerseTM 技術(shù)推出的高性能SDR開(kāi)發(fā)板。


HJX-AD9371-SDR 已入選 ADI RadioVerseTM 第三方參考設計


HJX-AD9371-SDR軟件無(wú)線(xiàn)電平臺特點(diǎn):

      1. 基于合佳興成熟的產(chǎn)品化設計,不僅可以測試評估AD9371芯片,更可以通過(guò)對開(kāi)發(fā)板簡(jiǎn)單的自定義修改,直接推出自己的產(chǎn)品,真正加速了設計理念到成品的轉化過(guò)程;
      2. 我們會(huì )向購買(mǎi)HJX-AD9371-SDR的用戶(hù)提供完整的能夠直接運行的FPGA源代碼、ARM源代碼、平臺的原理圖以及相關(guān)的設計資料和文檔;
      3. 數字、硬件和射頻的工程師人員提供技術(shù)支持。

產(chǎn)品詳情

  一、HJX-AD9371-SDR系統框架如下: 

image.png

       二、核心芯片:AD9371 

  ●雙通道差分發(fā)射器(Tx)
  ●雙通道差分接收器(Rx)
  ●具有2個(gè)輸入的觀(guān)測接收器(ORx)
  ●具有3個(gè)輸入的嗅探器接收器(SnRx)
  ●可調范圍:300MHz至6000MHz
  ●Tx合成帶寬(BW):250MHz
  ●Rx帶寬:8MHz至100MHz
  ●支持頻分雙工(FDD)和時(shí)分雙工(TDD)工作模式
  ●完全集成的獨立小數N分頻射頻(RF),用于Tx、Rx、ORx和時(shí)鐘生成
  ●JESD204B數字接口

 

  三、主要器件與接口: 
  -AD9371DualRFTransceiverwithORX
  -XilinxArtix-7FPGA
  -AtmelARM9
  -ADI高效率電源解決方案(ADP5054、ADP1741、ADP125等ADI電源芯片)
  -ADIAD9528時(shí)鐘芯片
  -SFP高速光纖口
  -豐富的接口(以太網(wǎng)、USB、RS232、RS485等)

  

  相關(guān)的電路組成如下:
       1、射頻部分:采用ADI最先進(jìn)的RFTransceiverAD9371,整個(gè)RF部分具有超高的集成度和靈活高性能的特點(diǎn)。該芯片支持接收100MHz、發(fā)射250MHz的帶寬以及300MHz到6GHz的RF接收發(fā)射頻率范圍。射頻鏈路上的LNA、DSA、濾波器和GAINBLOCK配合AD9371,提供了優(yōu)異的系統射頻性能。同時(shí)也可通過(guò)MMCX射頻接口直接評估AD9371的射頻性能。開(kāi)發(fā)板預留DPD反饋通道(ORX端),方便客戶(hù)自行開(kāi)發(fā)DPD算法。反饋端的射頻開(kāi)關(guān)用于啟用芯片的外部校正功能,能夠獲得更好的本振校正性能。

 

  2、ClockDriver:由ADI集成JESD204BSYSREF發(fā)生器的時(shí)鐘發(fā)生器AD9528給整個(gè)系統提供時(shí)鐘。支持遠端光纖時(shí)鐘恢復,便于通信系統的近遠端同步。

 

  3、主控單元:HJX-AD9371-SDR上使用Atmel的ARM9芯片。AD937X芯片和AD9528芯片通過(guò)ARM9上運行的嵌入式linux配置。用戶(hù)可通過(guò)串口在上位機上與HJX-AD9371-SDR開(kāi)發(fā)平臺進(jìn)行參數設置等交互。

 

  4、PowerSolutions:采用ADI公司高效的電源方案,包括ADP5054、ADP1741、ADP125等芯片,使HJX-AD9371-SDR平臺能夠高效穩定運行。

 

  5、數字信號處理單元:采用Xilinx新一代的Artix-7系列FPGA,具有豐富的DSP與Logic資源,同時(shí)兼容7A100T/7A200T,方便客戶(hù)根據具體項目情況進(jìn)行選擇。相關(guān)可變參數(包括FPGA內各個(gè)模塊的功能選擇,外圍DSA芯片衰減,AD9371芯片頻點(diǎn)等),可通過(guò)串口在上位機上直接修改。以下是當接收122.88M數據速率,發(fā)射245.76M數據速率時(shí)的FPGA框架,當收發(fā)相同數據速率時(shí),不需要上變模塊(Up2)。DATACAPTURE模塊可選擇抓取RX/TX/ORX一定深度的數據,通過(guò)ARM傳輸到上位機,便于用戶(hù)直接在matlab上做頻譜分析。MUX模塊可選擇發(fā)射端輸出的信號來(lái)源,包括FPGA的DDS單音輸出、RX端信號、ORX端信號。

  四、性能測試 

  如下是LO及鏡像抑制指標與TDD-LTEEVM測試(更詳細的測試內容請聯(lián)系我們)

1.LO 及鏡像抑制指標

image.png

測試條件:信號源輸入單音信號功率-14dBm,經(jīng)過(guò)HJX-AD9371-SDR開(kāi)發(fā)板后,輸出至頻譜儀的功率為-5dBm。


2.EVM指標

image.png

測試條件:信號源輸入20MHz TDD-LTE信號,功率為-24dBm,經(jīng)過(guò)HJX-AD9371-SDR開(kāi)發(fā)板后,輸出至頻譜儀的功率為-15dBm。


  五、應用場(chǎng)景:

- 無(wú)線(xiàn)直放站

- 數字光纖直放站

- 3G/4G微基站和宏基站(BTS)

- 3G/4G多載波微微蜂窩

- FDD和TDD有源天線(xiàn)系統

- 微波非視距(NLOS)回程系統

- 5G原型